武汉创维特ARM教学系统ARM体系结构及编程模型课件

PPT
  • 阅读 145 次
  • 下载 0 次
  • 页数 73 页
  • 大小 956.023 KB
  • 2022-11-24 上传
  • 收藏
  • 违规举报
  • © 版权认领
下载文档30.00 元 加入VIP免费下载
此文档由【小橙橙】提供上传,收益归文档提供者,本网站只提供存储服务。若此文档侵犯了您的版权,欢迎进行违规举报版权认领
武汉创维特ARM教学系统ARM体系结构及编程模型课件
可在后台配置第一页与第二页中间广告代码
武汉创维特ARM教学系统ARM体系结构及编程模型课件
可在后台配置第二页与第三页中间广告代码
武汉创维特ARM教学系统ARM体系结构及编程模型课件
可在后台配置第三页与第四页中间广告代码
武汉创维特ARM教学系统ARM体系结构及编程模型课件
武汉创维特ARM教学系统ARM体系结构及编程模型课件
还剩10页未读,继续阅读
【这是免费文档,您可以免费阅读】
/ 73
  • 收藏
  • 违规举报
  • © 版权认领
下载文档30.00 元 加入VIP免费下载
文本内容

【文档说明】武汉创维特ARM教学系统ARM体系结构及编程模型课件.ppt,共(73)页,956.023 KB,由小橙橙上传

转载请保留链接:https://www.ichengzhen.cn/view-45661.html

以下为本文档部分文字说明:

嵌入式系统教案武汉创维特信息技术有限公司2022/11/262提纲13245ARM技术的应用领域及特点ARM处理器的寄存器组织ARM处理器的工作模式ARM微处理器系列67第二章ARM体系结构及编程模型ARM异常处理ARM处理器的工作

状态ARM处理器的存储器格式3ARM-AdvancedRISCMachinesARM(AdvancedRISCMachines),既可以认为是一个公司的名字,也可以认为是对一类微处理器的通称,还可以认为是一

种技术的名字。ARM技术的应用领域及特点1991年ARM公司成立于英国剑桥,主要出售芯片设计技术的授权。4ARM公司的Chipless模式世界各大半导体生产商从ARM公司购买其设计的ARM微处理器核

,根据各自不同的应用领域,加入适当的外围电路,从而形成自己的ARM微处理器芯片进入市场。ARM技术的应用领域及特点基于ARM技术的微处理器应用约占据了32位RISC微处理器75%以上的市场份额,ARM技术正在逐步渗入到我们生活的各个方面。我国的中兴集成电路、

大唐电讯、中芯国际和上海华虹,以及国外的一些公司如德州仪器、意法半导体、Philips、Intel、Samsung等都推出了自己设计的基于ARM核的处理器。5ARM微处理器的应用领域工业控制领域:作为32的RISC架构,基于ARM核的微控制器芯片不但占据了高端微

控制器市场的大部分市场份额,同时也逐渐向低端微控制器应用领域扩展,ARM微控制器的低功耗、高性价比,向传统的8位/16位微控制器提出了挑战。ARM技术的应用领域及特点到目前为止,ARM微处理器及技术的应用已经广泛深入到国民经济的各个领域6ARM微处理器的应

用领域ARM技术的应用领域及特点网络应用:随着宽带技术的推广,采用ARM技术的ADSL芯片正逐步获得竞争优势。此外,ARM在语音及视频处理上行了优化,并获得广泛支持,也对DSP的应用领域提出了挑战。消费类电子产品:ARM技术在目前流行的数

字音频播放器、数字机顶盒和游戏机中得到广泛采用。成像和安全产品:现在流行的数码相机和打印机中绝大部分采用ARM技术。手机中的32位SIM智能卡也采用了ARM技术。……7ARM微处理器的特点—低功耗、低成本、高性

能采用RISC指令集ARM技术的应用领域及特点低功耗、低成本、高性能使用大量的寄存器ARM/THUMB指令支持三/五级流水线8ARM微处理器的特点—采用RISC体系结构ARM技术的应用领域及特点采用RISC架构的ARM处理器一般具有如下特点:固定长度的指令格式,指令

归整、简单、基本寻址方式有2~3种;使用单周期指令,便于流水线操作执行;大量使用寄存器,数据处理指令只对寄存器进行操作,只有加载/存储指令可以访问存储器,以提高指令的执行效率。9ARM微处理器的特点—大量使用寄存器ARM技术的应用领域及特

点ARM处理器共有37个寄存器,被分为若干个组,这些寄存器包括:31个通用寄存器,包括程序计数器(PC指针),均为32位的寄存器;6个状态寄存器,用以标识CPU的工作状态及程序的运行状态,均为32位。10ARM微处理器的特点—高效的指令系统ARM

技术的应用领域及特点ARM微处理器支持两种指令集:ARM指令集和Thumb指令集。ARM指令为32位的长度,Thumb指令为16位长度。Thumb指令集为ARM指令集的功能子集,但与等价的ARM代码相比较,可节

省30%~40%以上的存储空间,同时具备32位代码的所有优点。11ARM微处理器的特点—其他技术ARM技术的应用领域及特点除此以外,ARM体系结构还采用了一些特别的技术,在保证高性能的前提下尽量缩小芯片的面积,并降低功耗:所有的指令都可根据前面的执行结果决定是否被执行,从而提高指令的执

行效率。可用加载/存储指令批量传输数据,以提高数据的传输效率。可在一条数据处理指令中同时完成逻辑处理和移位处理。在循环处理中使用地址的自动增减来提高运行效率。12ARM微处理器系列ARM微处理器系列ARM7系列ARM9系列A

RM9E系列ARM10E系列SecurCore系列Intel的Xscale其中,ARM7、ARM9、ARM9E和ARM10为4个通用处理器系列,每一个系列提供一套相对独特的性能来满足不同应用领域的需求。SecurCore

系列专门为安全要求较高的应用而设计。13ARM7微处理器系列ARM7系列是为低功耗的32位RISC处理器,最适合用于对价位和功耗要求较高的消费类应用。ARM7系列有如下特点:具有嵌入式ICE-RT逻辑,调试开发方便;极低的功耗,适合对功耗要求较高的应用,

如便携式产品;能够提供0.9MIPS/MHz的三级流水线结构;代码密度高,并兼容16位的Thumb指令集;对操作系统的支持广泛,如WindowsCE、Linux、PalmOS等;指令系统与ARM9系列、ARM9E系列和ARM10

E系列兼容,便于用户的产品升级换代;主频最高可达130M,高速的运算处理能力能胜任绝大多数的复杂应用。ARM微处理器系列14ARM7微处理器系列ARM微处理器系列主要应用领域:工业控制、Internet设备、网络和调制解调器设备、移动电话等多种多媒体

和嵌入式应用。ARM7系列微处理器包括如下几种类型的核:ARM7TDMI、ARM7TDMI-S、ARM720T、ARM7EJ。其中,ARM7TMDI是目前使用最广泛的32位嵌入式RISC处理器,属低端ARM处理器核。TDMI的基本含义为:T:支持16为压缩指令集Th

umb;D:支持片上Debug;M:内嵌硬件乘法器(Multiplier)I:嵌入式ICE,支持片上断点和调试点;15ARM9微处理器系列ARM微处理器系列ARM9系列微处理器在高性能和低功耗特性方面提供最佳的表现。具有以下特点:5级整数流水线,指令执行效率更高。提供1.1M

IPS/MHz的哈佛结构。支持32位ARM指令集和16位Thumb指令集。支持32位的高速AMBA总线接口。全性能的MMU,支持WindowsCE、Linux、PalmOS等多种主流嵌入式操作系统。MPU支持实时操作系统。支持数据Cache和指令Cache,具

有更高的指令和数据处理能力。16ARM9微处理器系列ARM9系列微处理器主要应用于无线设备、仪器仪表、安全系统、机顶盒、高端打印机、数字照相机和数字摄像机等。ARM微处理器系列ARM9系列微处理器包含ARM920T、AR

M922T和ARM940T三种类型,以适用于不同的应用场合。17ARM9E微处理器系列ARM微处理器系列ARM9E系列微处理器的主要特点如下:支持DSP指令集,适合于需要高速数字信号处理的场合。5级整数流水线,指令执行效率更高。支持32位ARM指令集和16位Thumb指令集。

支持32位的高速AMBA总线接口。支持VFP9浮点处理协处理器。全性能的MMU,支持众多主流嵌入式操作系统。支持数据Cache和指令Cache,具有更高的处理能力。主频最高可达300M。18ARM9E微处理器系列ARM9E系列微

处理器主要应用于下一代无线设备、数字消费品、成像设备、工业控制、存储设备和网络设备等领域。ARM微处理器系列ARM9E系列微处理器包含ARM926EJ-S、ARM946E-S和ARM966E-S三种类型,以适用于不同的应用场合。19ARM

10E微处理器系列ARM微处理器系列ARM10E系列微处理器的主要特点如下:支持DSP指令集,适合于需要高速数字信号处理的场合。6级整数流水线,指令执行效率更高。支持32位ARM指令集和16位Thumb指令

集。支持32位的高速AMBA总线接口。支持VFP10浮点处理协处理器。全性能的MMU,支持众多主流嵌入式操作系统。支持数据Cache和指令Cache,具有更高的处理能力主频最高可达400M。内嵌并行读/写操作部件。20ARM10E微处理器系列A

RM10E系列微处理器主要应用于下一代无线设备、数字消费品、成像设备、工业控制、通信和信息系统等领域。ARM微处理器系列ARM10E系列微处理器包含ARM1020E、ARM1022E和ARM1026EJ-S三种类型,以适用于不同的应用

场合。21SecurCore微处理器系列ARM微处理器系列SecurCore系列微处理器除了具有ARM体系结构各种主要特点外,还在系统安全方面具有如下的特点:带有灵活的保护单元,确保操作系统和应用数据的安全。采用软内核技术,防止外部对其进行扫描探测。可集成用户自己的

安全特性和其他协处理器。22SecurCore微处理器系列SecurCore系列微处理器主要应用于一些对安全性要求较高的应用产品及应用系统,如电子商务、电子政务、电子银行业务、网络和认证系统等领域。ARM微处理器系列Se

curCore系列微处理器包含SecurCoreSC100、SecurCoreSC110、SecurCoreSC200和SecurCoreSC210四种类型,以适用于不同的应用场合。23StrongARM微处理器系列ARM微处理器系列Intel

StrongARM处理器是便携式通讯产品和消费类电子产品的理想选择,已成功应用于多家公司的掌上电脑系列产品。IntelStrongARMSA-1100处理器是采用ARM体系结构高度集成的32位RISC微处理器。它融合了Intel公司的设计和处理技术以

及ARM体系结构的电源效率,采用在软件上兼容ARMv4体系结构、同时采用具有Intel技术优点的体系结构。24Xscale处理器ARM微处理器系列Xscale处理器是基于ARMv5TE体系结构的解决方案,是一款全

性能、高性价比、低功耗的处理器。它支持16位的Thumb指令和DSP指令集,已使用在数字移动电话、个人数字助理和网络产品等场合。Xscale处理器是Intel目前主要推广的一款ARM微处理器。25ARM微处理器的工作状态ARM微处理器的工作状态从编程的角度看

,ARM微处理器的工作状态一般有两种,并可在两种状态之间切换:ARM状态,此时处理器执行32位的字对齐的ARM指令;Thumb状态,此时处理器执行16位的、半字对齐的Thumb指令。26ARM与THUMBTHUMB指令是ARM指令的子集ARM微处理器的工

作状态可以相互调用,只要遵循一定的调用规则Thumb指令与ARM指令的时间效率和空间效率关系为:存储空间约为ARM代码的60%~70%指令数比ARM代码多约30%~40%存储器为32位时ARM代码比Thumb代码快约40%存

储器为16位时Thumb比ARM代码快约40~50%使用Thumb代码,存储器的功耗会降低约30%27状态切换方法ARM指令集和Thumb指令集均有切换处理器状态的指令,并可在两种工作状态之间切换,ARM微处理器的工作状态在开始执行代码时,应该处于ARM状态

。28进入Thumb状态当操作数寄存器的状态位(位0)为1时,可以采用执行BX指令的方法,使微处理器从ARM状态切换到Thumb状态。当处理器处于Thumb状态时发生异常(如IRQ、FIQ、Undef、Abort、SWI等),

则异常处理返回时,自动切换到Thumb状态。ARM微处理器的工作状态29切换到ARM状态当操作数寄存器的状态位为0时,执行BX指令时可以使微处理器从Thumb状态切换到ARM状态。ARM微处理器的工作状态在处理器进行异常处理时,把PC指针放入异常模式链接寄存器中,并从

异常向量地址开始执行程序,也可以使处理器切换到ARM状态。30处理器模式ARM微处理器的工作模式usr:ARM处理器正常的程序执行状态fiq:用于高速数据传输或通道处理irq:用于通用的中断处理svc:操作系统使用的保

护模式abt:用于虚拟存储及存储保护sys:运行具有特权的操作系统任务und:当出现未定义指令终止时进入该模式31用户模式和特权模式ARM微处理器的工作模式除了用户模式之外的其他6种处理器模式称为特权模式特权模式下,程序可以访问所有的系统资源

,也可以任意地进行处理器模式的切换。特权模式中,除系统模式外,其他5种模式又称为异常模式大多数的用户程序运行在用户模式下,此时,应用程序不能够访问一些受操作系统保护的系统资源,应用程序也不能直接进行处理器模式的切换。用户模式下,当需要进行处理器模式切换时,应

用程序可以产生异常处理,在异常处理中进行处理器模式的切换。32模式切换ARM微处理器的工作模式处理器模式可以通过软件进行切换,也可以通过外部中断或者异常处理过程进行切换。当应用程序发生异常中断时,处理器进入相应的异常模式。在每一种异常模式下都有一组寄存器,供相应的异常处理程

序使用,这样就可以保证在进入异常模式时,用户模式下的寄存器不被破坏。系统模式并不是通过异常进入的,它和用户模式具有完全一样的寄存器。但是系统模式属于特权模式,可以访问所有的系统资源,也可以直接进行处理器模式切换。它主要供操作系统任务使用。通常操作系统的任务需

要访问所有的系统资源,同时该任务仍然使用用户模式的寄存器组,而不是使用异常模式下相应的寄存器组,这样可以保证当异常中断发生时任务状态不被破坏。33ARM微处理器的存储器格式ARM体系结构所支持的最大寻址空间为4GB(

232字节)ARM微处理器的存储器格式ARM体系结构将存储器看作是从零地址开始的字节的线性组合。从零字节到三字节放置第一个存储的字数据,从第四个字节到第七个字节放置第二个存储的字数据,依次排列。AR

M体系结构可以用两种方法存储字数据,称之为大端格式和小端格式34ARM体系结构的存储器格式—大端格式ARM微处理器的存储器格式在这种格式中,字数据的高字节存储在低地址中,而字数据的低字节则存放在高地址中35ARM体系结构的存储器格式—小端格式ARM微处理器的存储

器格式与大端存储格式相反,在小端存储格式中,低地址中存放的是字数据的低字节,高地址存放的是字数据的高字节36指令长度及数据类型ARM微处理器的指令长度可以是32位(在ARM状态下),也可以为16位(在Thumb状态下)。ARM微处理器的存储器格式

ARM微处理器中支持字节(8位)、半字(16位)、字(32位)三种数据类型,其中,字需要4字节对齐(地址的低两位为0)、半字需要2字节对齐(地址的最低位为0)37非对齐的存储访问操作在ARM种,如果存储单元的地址没有遵守对齐规则,则称为非对

齐的存储访问操作。ARM微处理器的存储器格式非对齐的指令预取操作非对齐的数据访问操作38非对齐的指令预取操作当处理器处于ARM状态期间,如果写入到寄存器PC中的值是非字对齐的,要么指令执行的结果不可预知,要么地址值中最低两位

被忽略。ARM微处理器的存储器格式当处理器处于THUMB状态期间,如果写入到寄存器PC中的值是非半字对齐的,要么指令执行的结果不可预知,要么地址值中最低位被忽略。39非对齐的数据访问操作对于Load/Store操

作,如果是非对齐的数据访问操作,系统定义了三种可能的结果:ARM微处理器的存储器格式执行的结果不可预知忽略字单元地址的低两位的值,即访问地址为(addressAND0XFFFFFFFC)的字单元;忽略半字单元地址的最低位的值,即访问地址为(addressAND0XFFFFFFFE

)的半字单元。忽略字单元地址的低两位的值;忽略半字单元地址的最低位的值;由存储系统实现这种忽略。也就是说,这时该地址值原封不动地送到存储系统。当发生非对齐地数据访问时,到底采用上述三种方法中的哪一种,是由各指令指定的。40寄存器组织ARM微处理器共有37个

32位寄存器,其中31个为通用寄存器,6个为状态寄存器。但是这些寄存器不能被同时访问,具体哪些寄存器是可编程访问的,取决微处理器的工作状态及具体的运行模式。但在任何时候,通用寄存器R14~R0、程序计数器PC、一个或两个状态寄存器都是可访问

的。ARM微处理器的寄存器格式41ARM状态下的寄存器组织通用寄存器:通用寄存器包括R0~R15,可以分为三类:未分组寄存器R0~R7分组寄存器R8~R14程序计数器PC(R15)ARM微处理器的寄存器格式42ARM状态下的寄存器组织ARM微处理器的

寄存器格式43未分组寄存器R0~R7ARM微处理器的寄存器格式在所有的运行模式下,未分组寄存器都指向同一个物理寄存器,他们未被系统用作特殊的用途,因此,在中断或异常处理进行运行模式转换时,由于不同的处理器运行模式均使用相同的物理寄存器,可能会造成寄存器中数据的破坏,这一点在进行程序设计

时应引起注意。44分组寄存器R8~R12ARM微处理器的寄存器格式每次所访问的物理寄存器与处理器当前的运行模式有关R8~R12:每个寄存器对应两个不同的物理寄存器当使用fiq模式时,访问寄存器R8_fiq~R12_fiq;当使用除fiq模式以外的其他模式时,访问寄存器R8_us

r~R12_usr。45分组寄存器R13~R14ARM微处理器的寄存器格式R13、R14:每个寄存器对应6个不同的物理寄存器其中的一个是用户模式与系统模式共用,另外5个物理寄存器对应于其他5种不同的运行模式采用以下的记号来区分不同的物理寄存器:R

13_<mode>R14_<mode>mode为以下几种之一:usr、fiq、irq、svc、abt、und。46堆栈指针—R13ARM微处理器的寄存器格式R13在ARM指令中常用作堆栈指针,但这只是一种习惯用法,用户也可使用其他的寄存器作为堆栈指针。

在Thumb指令集中,某些指令强制性的要求使用R13作为堆栈指针。由于处理器的每种运行模式均有自己独立的物理寄存器R13,在初始化部分,都要初始化每种模式下的R13,这样,当程序的运行进入异常模式时,可以将需要保护的寄存器放入R13所指向的堆栈,而当程序从异

常模式返回时,则从对应的堆栈中恢复。47子程序连接寄存器—R14ARM微处理器的寄存器格式R14也称作子程序连接寄存器或连接寄存器LR。当执行BL子程序调用指令时,可以从R14中得到R15(程序计数器PC)的备份。其他情况下,R14

用作通用寄存器。在每一种运行模式下,都可用R14保存子程序的返回地址,当用BL或BLX指令调用子程序时,将PC的当前值拷贝给R14,执行完子程序后,又将R14的值拷贝回PC,即可完成子程序的调用返回。BLSUB1……SUB1:STMFDSP!,{<regs>,LR

}/*将R14存入堆栈*/……LDMFDSP!,{<regs>,PC}/*完成子程序返回*/48程序计数器PC(R15)ARM微处理器的寄存器格式ARM状态下,位[1:0]为0,位[31:2]用于保存PC;Thumb状态下,位[0]为0,位[31:1]用于保存PC;R15

虽然也可用作通用寄存器,但一般不这么使用,因为对R15的使用有一些特殊的限制,当违反了这些限制时,程序的执行结果是未知的。由于ARM体系结构采用了多级流水线技术,对于ARM指令集而言,PC总是指向当前指令的下两条指令的地址,即PC的值为

当前指令的地址值加8个字节。49程序状态寄存器(CPSR/SPSR)寄存器R16用作CPSR(当前程序状态寄存器),CPSR可在任何运行模式下被访问,它包括条件标志位、中断禁止位、当前处理器模式标志位,以及其他一些相关的控制和状态位。ARM微处

理器的寄存器格式每一种运行模式下又都有一个专用的物理状态寄存器,称为SPSR(备份的程序状态寄存器),异常发生时,SPSR用于保存CPSR的值,从异常退出时则可由SPSR来恢复CPSR。由于用户模式和系统模式不属于异常模式,他们没有

SPSR,当在这两种模式下访问SPSR,结果是未知的。50Thumb状态下的寄存器组织Thumb状态下的寄存器集是ARM状态下寄存器集的一个子集ARM微处理器的寄存器格式程序可以直接访问8个通用寄存器(R

7~R0)、程序计数器(PC)、堆栈指针(SP)、连接寄存器(LR)和CPSR。同样,每一种特权模式下都有一组SP、LR和SPSR。51Thumb状态下的寄存器组织图ARM微处理器的寄存器格式52Thumb状态下

的寄存器与ARM状态下的寄存器关系ARM微处理器的寄存器格式Thumb状态下和ARM状态下的R0~R7是相同的。Thumb状态下和ARM状态下的CPSR和所有的SPSR是相同的。Thumb状态下的SP对应于ARM状态下的

R13。Thumb状态下的LR对应于ARM状态下的R14。Thumb状态下的程序计数器对应于ARM状态下R15。53Thumb状态下的寄存器与ARM状态下的寄存器关系图ARM微处理器的寄存器格式54访问THUMB状态下的高位寄存器(Hi-r

egisters)在Thumb状态下,高位寄存器R8~R15并不是标准寄存器集的一部分,但可使用汇编语言程序受限制的访问这些寄存器,将其用作快速的暂存器。ARM微处理器的寄存器格式使用带特殊变量的M

OV指令,数据可以在低位寄存器和高位寄存器之间进行传送;高位寄存器的值可以使用CMP和ADD指令进行比较或加上低位寄存器中的值。55程序状态寄存器ARM微处理器的寄存器格式ARM体系结构包含一个当前程序状态寄存器(CPSR)和五

个备份的程序状态寄存器(SPSRs)。备份的程序状态寄存器用来进行异常处理,其功能包括:保存ALU中的当前操作信息控制允许和禁止中断设置处理器的运行模式56程序状态寄存器的每一位的安排ARM微处理器的寄存器格式57程序状态寄存器的条件码标志N、Z、C、V均为条件码标志位。它们的内容可被

算术或逻辑运算的结果所改变,并且可以决定某条指令是否被执行ARM微处理器的寄存器格式在ARM状态下,绝大多数的指令都是有条件执行的。在Thumb状态下,仅有分支指令是有条件执行的。58影响标志位的指令标志位含义N当用两个补码表示的带符号数进行运算时,N=1表示运算的结果为负数;N=0表示

运算的结果为正数或零;ZZ=1表示运算的结果为零;Z=0表示运算的结果为非零;C加法运算结果进位时,C=1,减法运算借位时,C=0;移位操作的非加/减运算指令,C为移出的最后一位;其他的非加/减运算指令,C的值通常不改变。V加/减法运算指令,V=1表示符号位溢出。对于其他的非

加/减运算指令,C的值通常不改变。Q在ARMv5及以上版本的E系列处理器中,Q标志指示DSP运算指令是否溢出。在其他版本中,Q标志位无定义。ARM微处理器的寄存器格式59程序状态寄存器的控制位状态寄存器的低8位(I、F、T和M[

4:0])称为控制位,发生异常时这些位可以被改变。如果处理器运行特权模式,这些位也可以由程序修改。ARM微处理器的寄存器格式中断禁止位I、F:I=1禁止IRQ中断;F=1禁止FIQ中断。T标志位:该位反映处理

器的运行状态ARM体系结构v5及以上的版本的T系列处理器,当该位为1时,程序运行于Thumb状态,否则运行于ARM状态。ARM体系结构v5及以上的版本的非T系列处理器,当该位为1时,执行下一条指令以引起为定义的指令异常;当该位为0时,表示运行于ARM状态。运行

模式位M[4:0]是模式位,决定处理器的运行模式60处理器运行模式及可以访问的寄存器M[4:0]处理器模式可访问的寄存器0b10000用户模式PC,CPSR,R0-R140b10001FIQ模式PC,CPSR,SPSR_fi

q,R14_fiq-R8_fiq,R7~R00b10010IRQ模式PC,CPSR,SPSR_irq,R14_irq,R13_irq,R12~R00b10011管理模式PC,CPSR,SPSR_svc,R1

4_svc,R13_svc,R12~R0,0b10111中止模式PC,CPSR,SPSR_abt,R14_abt,R13_abt,R12~R0,0b11011未定义模式PC,CPSR,SPSR_und,R14_und,R13_und,R12~R0,0b11111系统模式

PC,CPSR(ARMv4及以上版本),R14~R0ARM微处理器的寄存器格式61异常(Exceptions)当正常的程序执行流程发生暂时的停止时,称之为异常,例如处理一个外部的中断请求。在处理异常之前,当前处理器的状态必须保留,这样当异常处理完成之后,当前程序可

以继续执行。处理器允许多个异常同时发生,它们将会按固定的优先级进行处理。ARM异常处理ARM体系结构中的异常,与8位/16位体系结构的中断有很大的相似之处,但异常与中断的概念并不完全等同。62ARM体系结构所支持的异常类型异常类型具体含义复位复位电平有效时,产生复位异常,程序跳转到复位处理程序处

执行。未定义指令遇到不能处理的指令时,产生未定义指令异常。软件中断执行SWI指令产生,用于用户模式下的程序调用特权操作指令。指令预取中止处理器预取指令的地址不存在,或该地址不允许当前指令访问,产生指令预取

中止异常。数据中止处理器数据访问指令的地址不存在,或该地址不允许当前指令访问时,产生数据中止异常。IRQ外部中断请求有效,且CPSR中的I位为0时,产生IRQ异常。FIQ快速中断请求引脚有效,且CPSR中的F位为0时,产生FIQ异常。ARM异常处理63对异常的响应ARM异常处理当一个异常出现以

后,ARM微处理器会执行以下几步操作将下一条指令的地址存入相应连接寄存器LR,以便程序在处理异常返回时能从正确的位置重新开始执行。将CPSR复制到相应的SPSR中。根据异常类型,强制设置CPSR的运行模式位

。强制PC从相关的异常向量地址取下一条指令执行,从而跳转到相应的异常处理程序处。64R14_<Exception_Mode>=ReturnLinkSPSR_<Exception_Mode>=CPSRCPSR[4:0]=ExceptionMod

eNumberCPSR[5]=0If<Exception_Mode>==ResetorFIQthenCPSR[6]=1CPSR[7]=1PC=ExceptionVectorAddress异常响应伪代码ARM异常处理处理器处于Thumb状态,则当异常向量地址加载入PC时,处理器自动切换到AR

M状态。ARM微处理器对异常的响应过程用伪码可以描述为:在ARM状态下执行禁止快速中断禁止正常中断转入异常入口地址65从异常返回ARM异常处理异常处理完毕之后,ARM微处理器会执行以下几步操作从异常返回:将连接寄存器LR的值减去相应的偏移量后送到PC中。将SPSR复制回CPS

R中。若在进入异常处理时设置了中断禁止位,要在此清除。可以认为应用程序总是从复位异常处理程序开始执行的,因此复位异常处理程序不需要返回。66FIQ(FastInterruptRequest)FIQ异常是为了支持数据传输或者通道处理而设计的。ARM异常处理若将CPSR的F位置为1

,则会禁止FIQ中断,若将CPSR的F位清零,处理器会在指令执行时检查FIQ的输入。注意只有在特权模式下才能改变F位的状态。可由外部通过对处理器上的nFIQ引脚输入低电平产生FIQ。不管是在ARM状态还是在Thumb状态下进入FIQ模式,FIQ处理程序

均可以执行以下指令从FIQ模式返回:SUBSPC,R14_fiq,#467IRQ(InterruptRequest)IRQ异常属于正常的中断请求,可通过对处理器的nIRQ引脚输入低电平产生,IRQ的优先级低于FIQ,当程序执行进入FIQ异常时,IRQ可能被

屏蔽。ARM异常处理若将CPSR的I位置为1,则会禁止IRQ中断,若将CPSR的I位清零,处理器会在指令执行完之前检查IRQ的输入。注意只有在特权模式下才能改变I位的状态。不管是在ARM状态还是在Thumb状态下进入IRQ模式,IRQ处理程序均可以执行以下指令从IRQ模式返回:SUBSPC

,R14_irq,#468ABORT(中止)产生中止异常意味着对存储器的访问失败。ARM微处理器在存储器访问周期内检查是否发生中止异常。ARM异常处理中止异常包括两种类型:指令预取中止:发生在指令预取时。数据中止:发生在数据访问时。当指

令预取访问存储器失败时,存储器系统向ARM处理器发出存储器中止(Abort)信号,预取的指令被记为无效,但只有当处理器试图执行无效指令时,指令预取中止异常才会发生,如果指令未被执行,例如在指令流水线中发生了跳转,则预取指令中止不会发生。若数据中止发生,系统的响应与指

令的类型有关。当确定了中止的原因后,Abort处理程序均可以执行以下指令从中止模式返回,无论是在ARM状态还是Thumb状态:SUBSPC,R14_abt,#4;指令预取中止SUBSPC,R14_abt,#8;数据中止69SoftwareInterruupt(软件中断)软件中断指令(SWI)用

于进入管理模式,常用于请求执行特定的管理功能。软件中断处理程序执行以下指令可以从SWI模式返回,无论是在ARM状态还是Thumb状态:MOVSPC,R14_svc以上指令恢复PC(从R14_svc)和CPSR(从SPSR_

svc)的值,并返回到SWI的下一条指令。ARM异常处理70UndefinedInstruction(未定义指令)ARM异常处理当ARM处理器遇到不能处理的指令时,会产生未定义指令异常。采用这种机制,可以通过软件仿真扩展ARM或Thumb指令集。处理

器执行以下程序返回,无论是在ARM状态还是Thumb状态:MOVSPC,R14_und以上指令恢复PC(从R14_und)和CPSR(从SPSR_und)的值,并返回到未定义指令后的下一条指令。71异常向量表(ExceptionVectors)地址异常进入模式0x0000,0000

复位管理模式0x0000,0004未定义指令未定义模式0x0000,0008软件中断管理模式0x0000,000C中止(预取指令)中止模式0x0000,0010中止(数据)中止模式0x0000,0014保留保留0x0000,0018IRQIRQ0x0000

,001CFIQFIQARM异常处理72异常优先级(ExceptionPriorities)优先级异常1(最高)复位2数据中止3FIQ4IRQ5预取指令中止6(最低)未定义指令、SWIARM异常处理73应

用程序中的异常处理当系统运行时,异常可能会随时发生,为保证在ARM处理器发生异常时不至于处于未知状态,在应用程序的设计中,首先要进行异常处理,采用的方式是在异常向量表中的特定位置放置一条跳转指令,跳转到异常处理程序,当ARM处理器发生异常时,程序计数器PC会被强制设置为对应的异常向量,从

而跳转到异常处理程序,当异常处理完成以后,返回到主程序继续执行。我们需要处理所有的异常,尽管我们可以简单的在某些异常处理程序处放置死循环。ARM异常处理

小橙橙
小橙橙
文档分享,欢迎浏览!
  • 文档 25747
  • 被下载 7
  • 被收藏 0
相关资源
广告代码123
若发现您的权益受到侵害,请立即联系客服,我们会尽快为您处理。侵权客服QQ:395972555 (支持时间:9:00-21:00) 公众号
Powered by 太赞文库
×
确认删除?